Hyggge's Blog
10
26
26
26
「BUAA-CO」P1_Verilog边沿检测总结 「BUAA-CO」P1_Verilog边沿检测总结
上升沿(或下降沿)检测 如图所示,当检测到上升沿时,out会变为高电平,同时维持一个周期,然后变为低电平等待下一次检测。 只需要设定一个临时reg类型变量来储存上一次的in值,然后在下一上升沿进行识别即可,代码如下 module top_
26
17
01
「Algorithm」状压DP解决Hamilton回路问题 「Algorithm」状压DP解决Hamilton回路问题
序言 刚看到这个哈密顿回路的题时,第一感觉就是可以采用回溯法并通过 深度优先搜索(DFS) 解决,笔者初次就是使用这个方法并结合状态压缩AC了这道题。但是因为要使用递归,“翻译”成MIPS汇编代码的时候需要使用大量堆栈保存返回地址、函数参数
2021-10-01
2 / 2