Hyggge's Blog
12
25
15
06
「BUAA-CO」P5&P6_课上测试总结 「BUAA-CO」P5&P6_课上测试总结
增添指令一般步骤 明确指令RTL 该步骤需要结合题目弄懂指令行为,包括明确指令类型(R型?I型?J型?即明确读和写的目标)、opcode和funct域数据、执行功能(计算?跳转?访存?) 最好可以先用MARS模拟下,以免对指令行为理解不到
11
26
15
09
01
10
30
「BUAA-CO」P2_MIPS汇编程序设计 「BUAA-CO」P2_MIPS汇编程序设计
MIPS架构(RISC) CPU执行程序的过程 读取指令 分析指令 执行指令 RISC的设计思想: CPU越简单则性能越高,即目标为减少指令数量, 去除复杂指令 加速大概率事件 简单意味着更容易设计、电路频率更高 简单功能由硬件实现;
26
26
「BUAA-CO」P1_Verilog中reg的使用 「BUAA-CO」P1_Verilog中reg的使用
定义和实例化模块时reg的使用 在实例化元件时,wire 类型信号可以被连接至任意端口上,但 reg 类型的信号只能被连接至元件的输入端口上。 在声明元件时,我们可以将任意端口声明为 wire 类型,但只能将输出端口声明为 reg 类型,
1 / 2